upload
Texas Instruments Incorporated
Industri: Semiconductors
Number of terms: 7260
Number of blossaries: 0
Company Profile:
Texas Instruments (TI) designs and manufactures analog and digital semiconductor IC products for the world market. In addition to analog technologies, digital signal processing (DSP) and microcontroller (MCU) semiconductors, TI designs and manufactures semiconductor solutions for analog and digital ...
指摘されている補助によって ARP を変更する命令が終了したときにポインター (ARP) を登録する登録を実行します。この項目を加筆して補助レジスタ;現在の補助レジスタです。
Industry:Semiconductors
更新要求のバックログが 16 を超える場合に発生する優先度の高い更新サイクル。4 つの更新サイクルのバーストはより高い優先度のサイクルの完了を待って、残りの更新要求で実行されます。
Industry:Semiconductors
ランタイム パラメーターをプログラムの機能。これらのパラメーターはメモリによって定義され、システムの初期化関数の呼び出し規約、スタック組織規則を登録します。
Industry:Semiconductors
ホールド応答信号。ヌ ピンに正しく開始保留操作の受信確認で、CPU が送信出力信号。ヌが低いとき、プロセッサはホールディング状態とアドレス、データ、およびメモリ制御線外部回路に使用できます。
Industry:Semiconductors
単一の垂直スイープ中に画面のイメージの出力
Industry:Semiconductors
水平ブランキング。双方向水平タイミング信号は有効またはピクセルのキャプチャと表示が無効になります。HBLNK は 1 行につき 1 回行われます、パルス幅がフレーム (FCLK) ・ クロック周期数が整数として定義されています。またブランキング パルスを参照してください。
Industry:Semiconductors
パイプラインの 2 番目のフェーズフェーズ命令はデコードされます。パイプラインを参照してください。
Industry:Semiconductors
IS
I/O 空間選択ピン。DSP は外部 I/O 空間へのアクセスを示すためにアサートします。
Industry:Semiconductors
マスタ プロセッサ フェッチの第 2 段階を実行 (FEA) パイプラインおよび並列プロセッサ フェッチの第三段階にアクセス、住所、(FAE) パイプライン実行します。プロセッサと並列プロセッサこれらのステージ動作マスターの場合は異なります。マスタ プロセッサの実行段階命令のデコード、ソース オペランド レジスタから読み取られます、操作を実行、結果はデスティネーション レジスタに書き込まれます。並列プロセッサすべてデータ ユニット操作が行われます、およびメモリ アクセス (読み込みおよび格納)、レジスタに移動します。
Industry:Semiconductors
O 宇宙待機状態ビット。待機状態ジェネレーターで値制御レジスタ (WSGR) に適用される待機状態の数はから読み書きをオフ チップの I/O 空間を決定します。上の ' C209、ISWS はビット WSGR; 2他の ' ISWS C2xx デバイスは、ビット 11 月 9 日。
Industry:Semiconductors